## Οργάνωση Υπολογιστών Αναφορά Εργασίας #1

Φοιτητής : Κωνσταντίνος Δανόπουλος

AM: 2016030131

Ο στόχος της πρώτης εργασίας ήταν η κατασκευή ενός Mips like single-cycle επεξεργαστή ο οποίος να εκτελεί την κάθε εντολή μέσα σε έναν κύκλο. Οπότε οποιαδήποτε εντολή εκτελεστεί θα χρειαστεί ένας κύκλος, παρόλο που κάποιες εντολές δεν χρειάζονται όλα τα modules του επεξεργαστή για να εκτελεστούν. Επομένως ο χρόνος του ενός κύκλου στον συγκεκριμένα επεξεργαστή θα πρέπει να είναι πιο μεγάλος από τον κύκλο των multi-cycle επεξεργαστών διότι δεν γίνεται να είναι μικρότερος από τον χρόνο που χρειάζεται να περάσει η εντολή από όλα τα modules του επεξεργαστή. Ουσιαστικά έχει μια minimum τιμή το clock το οποίο δεν μπορεί να τεθεί πιο χαμηλά από αυτήν. Αυτή η τιμή καθορίζεται από το σύνολο των καθυστερήσεων που έχουν τα modules του επεξεργαστή μέχρι τα σήματα να διασχίσουν όλο το datapath.

O Single Cycle Processor που υλοποιήθηκε αποτελείται από τα εξής επιμέρους modules :

- 1. Control
- 2. Ram
- 3. Datapath

Tα inputs και outputs του control είναι τα εξής :

```
entity CONTROL is
  Port (
      exstage_ALU_zero : in STD_LOGIC;
      exstage_ALU_ovf : in STD_LOGIC;
      exstage_ALU_cout : in STD_LOGIC;
      Instruction : in STD_LOGIC_VECTOR (31 downto 0);
      CLK : in STD_LOGIC;
      Reset : in STD_LOGIC;
      control_signals : out STD_LOGIC_VECTOR (14 downto 0));
end CONTROL;
```

Το module του control ουσιαστικά λειτουργεί σαν ένας decoder με Clock ο οποίος δέχεται ως είσοδο το ρολόι CLK, ένα σήμα Reset και ένα 32 bit σήμα το οποίο είναι το instruction dout που μας έχει επιστρέψει η μνήμη Ram για τον συγκεκριμένο κύκλο. Επίσης διαθέτει ως εισόδους τα output σήματα του ALU του επεξεργαστή που είναι το zero, το overflow και το counter out. Ως έξοδο επιστρέφει ένα σήμα 15 bits τα οποία είναι τα σήματα που ελέγχουν και ρυθμίζουν όλη την λειτουργία του επεξεργαστή ανάλογα με το ποια εντολή θέλουμε να εκτελέσουμε στον συγκεκριμένο κύκλο. Το ποια σήματα είναι αυτά και που είναι η θέση τους αποτυπώνονται στην παρακάτω φωτογραφία:

```
-- control signals meaning...
-- 0. Reset
-- 1. ifstage pc sel ( 0->(PC+4) 1->((PC+4)+SignExt(Immed)*4) )
-- 2. ifstage pc LdEn write at register at ifstage
-- 3. decstage RF WrEn
-- 4. decstage RF WrData sel
-- 5. decstage RF B sel
-- 6. decstage ImmExt = bit 0
-- 7. decstage ImmExt = bit 1
-- 8. exstage ALU Bin sel
-- 9. exstage ALU func bit 0
-- 10. exstage ALU func bit 1
-- 11. exstage ALU func bit 2
-- 12. exstage ALU func bit 3
-- 13. memstage ByteOp
-- 14. memstage Mem WrEn
```

Στην συνέχεια τα παραπάνω σήματα μπαίνουν ως είσοδο στο module datapath του επεξεργαστή και κατανέμονται στις αντίστοιχες θέσεις τους ώστε να ελέγχουν όλα τα μέρη του επεξεργαστή.

Το module Ram του επεξεργαστή είναι η προσωρινή μνήμη που διαθέτει η οποία αποτελείται από 2048 θέσεις μνήμης των 32 bit. Οι πρώτες 1024 θέσεις μνήμης χρησιμοποιούνται για την αποθήκευση των εντολών που θέλουμε να εκτελέσει ο επεξεργαστής και αρχικοποιούνται μέσω ενός αρχείου rom.data που τοποθετούμε στον ίδιο φάκελο με τα αρχεία vhdl. Οι επόμενες 1024 θέσεις μνήμης χρησιμοποιούνται για την αποθήκευση των τιμών των καταχωρητών του επεξεργαστή που θέλουμε να αποθηκεύσουμε.

To module Datapath αποτελεί το κύριο μέρος του επεξεργαστή στο οποίο πραγματοποιούνται και όλες οι λειτουργίες του που εκτελούν την κάθε εντολή. Το Datapath αποτελείται από τα εξής modules:

- 1. IFSTAGE
- 2. DECSTAGE
- 3. EXSTAGE
- 4. MEMSTAGE

Το σχεδιάγραμμα που αποτυπώνονται όλες οι συνδέσεις του Datapath είναι το εξής:



\*δεν βρίσκεται εντός του Datapath η μνήμη Ram αλλά τοποθετείται στο σχήμα για χάρη πληρότητας σχήματος

Το module IFSTAGE έχει φτιαχτεί ως structural και αποτελείται από τον Register, τον πολυπλέκτη  $2 \sigma \epsilon 1$ , δύο adders και τον Immidiate 16-32 converter. O Immidiate converter δέχεται ως είσοδο το 16 bit Immidiate που μας δίνει το inst\_dout την μνήμης Ram. Αρχικά το 16 bit Immidiate το κάνει shift κατά δύο προς τα αριστερά και στην συνέχεια το κάνει sign extention ώστε να γίνει 32 bit.

Οι υπόλοιπες λειτουργίες του IFSTAGE γίνονται ακριβώς όπως περιγράφει και η εκφώνηση υλοποιώντας το εξής σχήμα:



To module DECSTAGE έχει αρχιτεκτονική structural και δέχεται ως είσοδο όλο το σήμα των 32 bit του output της Ram inst\_dout. Στον RF των 32 θέσεων παρέχει μόνιμα ως είσοδο στον addr1 το [rs] του Instruction το οποίο είναι το Inst[25-21]. Στον addr2 αν ο RF\_B\_sel είναι 0 τότε παρέχει τον [rt] – Inst[15-21] ή αν είναι 1 τον [rd] – Inst[20-16]. Στον write\_address του RF παρέχει μόνιμα τον [rd] – Inst[20-16].



To module Immed\_handler εντός του DECSTAGE δέχεται ως είσοδο το Immidiate 16 bit ή αλλίως Inst[15-0] και μέσω της μεταβλητής ImmExt του ορίζεται με ποιον τρόπο να μετατρέψει το 16 bit Immidiate σε 32 bit. Οι μετατροπές γίνονται με τον εξής τρόπο:

- 2. Av ImmExt = 01 τότε Immidiate 32 = Sign Extend (Immidiate 16)
- 3. Av ImmExt = 10 τότε Immidiate 32 = Zero Fill (Immidiate 16)
- 4. Av ImmExt = 11 τότε Immidiate 32 = Shift 16 & Zero Fill (Immidiate 16)

Προκειμένου να επιτευχθεί η εκτέλεση πράξεων από καταχωρητές του RF και στην συνέχεια το αποτέλεσμα να μπορεί να αποθηκευτεί σε κάποιον άλλο καταχωρητή του RF εντός του ίδιου κύκλου χρειάστηκε να πραγματοποιηθεί πολύ debugging και να δοκιμαστούν πολλοί μέθοδοι.

Αρχικά υπήρχε πρόβλημα με την μνήμη Ram η οποία κρατούσε την προηγούμενη εντολή εντός και του αρνητικού κύκλου του ρολογιού με αποτέλεσμα το WE πχ. του καταχωρητή r5 κατά την εντολή addi r5,r0,8 να είναι ενεργό σε όλο τον αρνητικό χρόνο του ρολογιού και ελάχιστα στην αρχή του επόμενου θετικού κύκλου μέχρι να περάσουν τα 16 nano-second που έχει ως καθυστέρηση η μνήμη Ram μέχρι να επιστρέψει την επόμενη εντολή που ζητήθηκε. Αυτό συμβαίνει διότι το WE των καταχωρητών προκύπτει από το 32 bit Instruction.

Η δομή του RF φαίνεται στο ακόλουθο σχήμα:



Το παραπάνω πρόβλημα φαίνεται και στην παρακάτω εικόνα :



Οπότε αρχικά αλλάχθηκε ο κώδικας της μνήμης Ram ώστε στις αρνητικές ακμές του ρολογιού να μην συνεχίζει να παρέχει την προηγούμενη εντολή στο inst\_dout αλλά να το μηδενίζει.

Στην συνέχει με βάση τα testbench φαινόταν εντός του ίδιου κύκλου να πραγματοποιούνταν η πράξη μεταξύ του RF\_A και RF\_B ή Immediate 32 και στην συνέχεια το ALU\_out πήγαινε ως όρισμα στους καταχωρητές και ήταν και ενεργό το WE του σωστού καταχωρητή όμως παρόλα αυτά το data\_out αυτού του καταχωρητή παρέμενε μηδέν. Σε όλες τις δοκιμές testbench των Register, RF και Decstage λειτουργούσαν όλα τέλεια, όμως όταν ενώνονταν το ifstage,decstage,exstage και ram δημιουργούνταν αυτό το πρόβλημα. Έπειτα προκειμένου να λυθεί αυτό το πρόβλημα άρχισα να μειώνω τις καθυστερήσεις εντός των modules ώστε η καθυστέρηση που χρειάζεται ο καταχωρητής για να αποθηκεύει την νέα τιμή να γίνεται εντός του θετικού clock του ίδιου κύκλου όμως και πάλι δεν λύθηκε το πρόβλημα. Το παραπάνω φαίνεται και στο εξής waveform:

Πράξη: addi r5,r0,8



Τέλος η μνήμη Ram αλλάχθηκε ξανά ώστε να έχει την αρχική της λειτουργία και αλλάχθηκαν οι Registers ώστε το write τους να πραγματοποιείται εντός του αρνητικού χρόνου του ρολογιού. Με αυτές τις μετατροπές λύθηκε το πρόβλημα και οι εντολές εκτελούνται όλες εντός ενός κύκλου.

Παρακάτω φαίνονται να λειτουργούν οι εντολές -- addi r5,r0,8 και -- ori r3,r0,ABCD εντός ενός κύκλου σωστά:

## -- addi r5,r0,8



## -- ori r3,r0,ABCD



To module EXSTAGE έχει υλοποιηθεί ως structural σύμφωνα με το ακόλουθο σχήμα:



To module MEMSTAGE διατηρεί επίσης structural αρχιτεκτονική περιέχοντας τα εξής modules:

- A) 2 Mux\_4to1
- B) 1 adder

O adder χρησιμοποιείται μόνο ώστε να προσθέτει ένα offset 1024 στην write\_data\_addres η οποία θα προωθηθεί στην μνήμη RAM. Οι δύο πολυπλέκτες χρησιμοποιούνται για να ρυθμίζουν της μεταβλητές MEM\_DataOut και MM\_WrData κατάλληλα ανάλογα με το αν έχουμε lb ή sb ή lw ή sw. Την πληροφορία για το σε ποια περίπτωση βρισκόμαστε προκείπτει από τον συνδυασμό του Mem\_WrEn με το ByteOp τα οποία τοποθετούνται στα Sel των πολυπλεκτών.

Στον φάκελο WAVEFORMS που έπρεπε να βάλουμε τις κυματομορφές προσομοίωσης δεν μπόρεσα να τοποθετήσω τα αρχεία Waveform Configuration File (.wcfg) διότι το Xilinx 13.4 στα windows 10 που έχω δεν με αφήνει να τα αποθηκεύσω. Όταν προσπαθήσω να τα αποθηκεύσω μου κρασάρει και κλείνει αυτόματα και χάνω όλη την δουλειά που έχω φτιάξει με τις μεταβλητές της προσομοίωσης. Έχω αποθηκεύσει screenshots όπως είπατε και στο email σας.